مقاله ترجمه شده درباره طراحی و پیاده سازی CPU امنیتی نهفته بر اساس استراتژی چندگانه – سال 2016
مشخصات مقاله:
عنوان فارسی مقاله:
طراحی و پیاده سازی CPU امنیتی نهفته بر اساس استراتژی چندگانه
عنوان انگلیسی مقاله:
The Design and Implementation of Embedded Security CPU Based on Multi-strategy
کلمات کلیدی مقاله:
ایمنی روند اطلاعات، ردگیری اثر نا خواسته، ماژول پایشگر حافظه، معماری پردازشگر نهفته
مناسب برای رشته های دانشگاهی زیر:
مهندسی کامپیوتر
مناسب برای گرایش های دانشگاهی زیر:
معماری سیستم های کامپیوتری و سخت افزار کامپیوتر
وضعیت مقاله انگلیسی و ترجمه:
مقاله انگلیسی را میتوانید به صورت رایگان با فرمت PDF از باکس زیر دانلود نمایید. ترجمه این مقاله با فرمت WORD – DOC آماده خریداری و دانلود آنی میباشد.
فهرست مطالب:
چکیده
1-مقدمه
2-معماری
الف) معماری ردگیری روند اطلاعات
ب) معماری پایشگری حافظه
a) محافظت بخش پشته
b) محافظت بخش توده
c) محافظت بخش داده
3.پیاده سازی سخت افزار
4.ارزیابی امنیتی
1. حمله فراروند پشته
2. حمله فرا روند توده
3. مازاد سخت افزار
5. نتیجه گیری
قسمتی از مقاله انگلیسی و ترجمه آن:
Abstract
Control flow monitoring, information flow tracking and memory monitoring are the three main solutions to enhance the security of embedded system at the hardware architecture level. However, most of the current studies about the security of embedded system consider the above solutions in separate dimensions rather than a combined effort. We start from the operation model at the instruction level, and propose a security multi-strategy which combines information flow tracking and memory monitoring by studying the security operating mechanism of embedded system. As a hardware approach this strategy extends the embedded processor architecture with additional security defense control. The experimental results show this multi-strategy is more effective and can detect more malicious attacks than a single solution. The effectiveness of our proposed security multi-strategy has been verified in a Field programmable gate array (FPGA) prototype platform based on a customized Leon3 microprocessor.
چکیده
پایشگری روند کنترل ، ردگیری روند اطلاعات و پایشگری حافظه، سه راه حل اصلی برای بالا بردن امنیت سیستم های نهفته در سطح معماری سخت افزار می باشند. با این حال اکثر مطالعات کنونی درباره ی امنیت سیستم های نهفته، راه حل های بالا را در ابعاد جداگانه در نظر می گیرند. ما کار خود را از یک مدل عملیاتی در سطح دستور العمل آغاز کرده و یک استراتژی چندگانه ی امنیتی که به وسیله ی مطالعه ی مکانیزم عملیاتی ایمنی سیستم نهفته، ردگیری روند اطلاعات را با پایشگری حافظه ترکیب می کند را پیشنهاد می کنیم. به عنوان یک رویکرد سخت افزاری، این استراتژی معماری پردازشگر نهفته را با کنترل دفاعی ایمنی فرعی گسترش می دهد. نتایج آزمایشی نشان می دهند که این استراتژی چندگانه موثر تر است و قادر به شناسایی حملات مخرب بیشتری نسبت به یک راه حل واحد خواهد بود. اثر بخشی استراتژی چندگانه ی ایمنی پیشنهادی ما در یک پلتفرم نمونه ی اولیه آرایه گیت از لحاظ زمینه قابل برنامه ریزی (FPGA) و بر اساس یک ریز پردازشگر Leon3 سفارشی بررسی شده است.